检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]清华大学计算机科学与技术系
出 处:《计算机学报》1996年第11期801-809,共9页Chinese Journal of Computers
基 金:国家自然科学基金;国家教委博士点基金
摘 要:虚拟存储器概念在计算机体系结构中已经沿用近30年.鉴于面向寄存器的RISC结构的迅速发展以及寄存器结构对指令级并行性的重要性,本文首先提出了虚拟寄存器的新概念.虚拟寄存器结构是指令级并行调度和发射TraceMerging算法在处理机体系结构上的一种实现方法.虚拟寄存器结构使得基本块之间的寄存器相关性得到消除,并提高了RISC结构中的寄存器使用效率,使得TraceMerging算法得以实现.本文采用高级语言编译器和程序驱动仿真,对虚拟寄存器结构进行了定量的分析,并与VLIW结构上的TraceScheduling算法进行比较,从而验证了TraceMerging算法的效果,并进一步考察了虚拟寄存器的数量和使用效率的关系.This paper presents a new concept of virtual register. Virtual register architecture is an implementation approach of ILP scheduling and Trace Merging algorithm of instruction issue in processor architecture. Virtual register architecture could eliminate most cases of register dependencies between basic blocks, could increase the efficiency of register usage and implement the Trace Merging Algorithm.This paper employs high-level language compiler and program-driven simulation to give a quantitative analysis of virtual-register structure, and to compare with the Trace-Scheduling algorithm in VLIW structure. The result of verification for Trace-Merging Algorithm and the further study of relationship between the quantity and efficiency of virtual register are given.
分 类 号:TP332.11[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.249