基于SD数据表示的大数除法VLSI高速实现  被引量:3

High-Performance VLSI Implementation of Very Long Integer Division Based on the SD Number Representation

在线阅读下载全文

作  者:童元满[1] 戴葵[1] 王志英[1] 

机构地区:[1]国防科技大学计算机学院,湖南长沙410073

出  处:《计算机工程与科学》2006年第8期11-13,共3页Computer Engineering & Science

基  金:国家自然科学基金资助项目(60173040);国家863计划资助项目(2002AA1Z1080)

摘  要:在诸如信息安全应用领域中,除法运算特别是大数(多个机器字长整数)除法运算速度是制约公钥密码算法运算速度提高的瓶颈。针对公钥密码算法VLSI实现需要,本文在介绍SD数据表示的基础提出了一种新的大数除法算法,并给出了其VLSI实现逻辑结构。实验结果表明,这种除法器的VLSI实现具有很好的性价比。Division operations, especially very long integer (multi-precision integer) division operations are always the bottleneck of asymmetric key cryptographic calculations. According to the requirements of asymmetric cryptographic algorithms' VLSI implementation, this paper presents a novel very long integer division algorithm based on the SD (signed digit) number representation. The implementation logic of the SD division unit is discussed in detail The experimental results show that the SD division unit presented in the paper is highly efficient with good cost-performance trade-off.

关 键 词:SD数据表示 大数除法 公钥密码 

分 类 号:TP309[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象