支持多优先级的高速crossbar调度器的设计与实现  

Design and implementation of high-speed crossbar scheduler with multiple priorities

在线阅读下载全文

作  者:彭来献[1] 董超[1] 

机构地区:[1]解放军理工大学通信工程学院,江苏南京210007

出  处:《解放军理工大学学报(自然科学版)》2006年第4期330-335,共6页Journal of PLA University of Science and Technology(Natural Science Edition)

基  金:国家自然科学基金资助项目(60302023)

摘  要:为了在高速交换中提供具有服务质量保证的调度器,提出了基于p-iDRR算法的调度器的FPGA实现方案。通过简化调度流程和使用流水线设计方式,使得调度器简单、高速、硬件易实现,并具有良好的性能。采用X ilinx公司的xc2v3000-6bg728芯片实现了支持2个优先级的crossbar调度器,能够支持16个2.5 Gb/s的高速端口。另外,提出了一种软件仿真和硬件仿真相结合的验证方案,用于调度器功能的验证。The design scheme of scheduler based on p-IDRR by FPGA was proposed in order to provide schedulers with the quality of service guarantees in high-speed switching. It made the scheduler simple, high-speed and easy to implement by simplifying scheduling processes and using pipe-line method. Furthermore, a high-speed crossbar scheduler was implemented with two priorities by using the chip xc2v3000-6bg728 of Xilinx company. The scheduler can support 16 2.5 Gb/s ports. In addition, a verification method that analyzes results of the both software simulation and the hardware simulation was proposed to verify functions of the scheduler.

关 键 词:输入排队 调度算法 服务质量 p-iDRR 功能验证 

分 类 号:TP391.9[自动化与计算机技术—计算机应用技术] E919[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象