锁相频率合成器相位噪声的精确估计与仿真  被引量:5

Accurate phase noise prediction and simulation in PLL synthesizers

在线阅读下载全文

作  者:邓贤进[1] 李家胤[2] 张健[1] 

机构地区:[1]中国工程物理研究院电子工程研究所,四川绵阳621900 [2]电子科技大学,四川成都610054

出  处:《电路与系统学报》2006年第5期128-131,共4页Journal of Circuits and Systems

基  金:"十五"国防预先研究基金课题(4210109-3)

摘  要:实现对相位噪声的精确估计必须考虑环路中电阻噪声的影响。从建立并分析电阻噪声模型出发,设计了两种都能满足基本技术指标的环路滤波器。用仿真手段对这两种不同的环路滤波器进行了仿真,清楚地表明了电阻对相位噪声的影响。最后的实验结果证明了这种估计方法的精确性。It is necessary for accurate phase noise prediction to consider the resistors' contribution to synthesizer in loop circuits. Starting with modeling and analysis of resistors noise, two different loop filters are presented which can meet basic specifications. Simulation for these loop filters shows resistors' contribution to phase noise. Finally, An experimental result proves the accuracy of this estimate.

关 键 词:锁相环 频率源 相位噪声 仿真 

分 类 号:TN974[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象