基于FPGA的FIR滤波器设计  被引量:10

The Design of FIR Filter Based on FPGA

在线阅读下载全文

作  者:赖联有[1] 吴伟力[1] 许伟坚[1] 

机构地区:[1]集美大学信息工程学院,福建厦门361021

出  处:《集美大学学报(自然科学版)》2006年第4期347-350,共4页Journal of Jimei University:Natural Science

基  金:集美大学科研基金资助项目(ZA2006006)

摘  要:在讨论一般FIR数字滤波器设计存在问题的基础上,介绍了现代一种新的DSP设计工具DSPBu ilder.给出了基于FPGA的FIR数字滤波器的实现流程,并以一个32阶的低通FIR数字滤波器为例,采用DSP Bu ilder建立了实现模型.最后,给出了仿真波形、硬件验证方法和实际测量结果.Based on the discussion of the disadvantage by the general design method of FIR digital filter, this paper introduces the new DSP design tool software, DSP Builder. Then the paper presents the realization process and the implementing model of 32 steps low pass FIR filter established by DSP Builder. The software simulation wave, hardware validating method and practically measured result are showed finally.

关 键 词:FPGA FIR滤波器 数字信号处理 

分 类 号:TN731[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象