检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]湖南大学物理系
出 处:《微计算机信息》2006年第11Z期206-208,188,共4页Control & Automation
基 金:湖南省自然科学基金05-JJ40095
摘 要:吉比特网络下,网络终端CPU处理TCP/IP协议的能力已经成为网络应用的瓶颈。为了使终端用户能充分利用广阔的带宽资源,该文提出了一种硬件实现方法,将原来由软件完成的IP层协议功能完全卸载出来,并通过DMA(直接存储器访问)接口直接进行主存读写,从而减少了CPU的负荷。并且基于FPGA设计流程,通过功能仿真、综合后仿真、布局布线后仿真验证了协议处理器的可行性。该处理器具有灵活的电路接口,所用逻辑资源少,管脚数量少,成本低易于集成,是一种高效的解决方案。Over Gigabit Ethernet,the terminal cpu that executes the TCP/IP stack software has become the bottleneck. In order that the end-user can take advantage of the vast band resource, this paper presents a design based on hardware to offload the total tasks involved in IP layer which were traditionally processed in software and it can directly read and write main memory through DMA(direct memory access) interface, so that the burden of CPU will be reduced. The feasibility of the design has been proved by functional simulation, post-synthesis simulation and post-place&route simulation. This processor is a highly efficient solution with flexible circuit interfaces , less logic resources , less base pins, easy access to be integrated at low cost.
分 类 号:TN409[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.15.25.60