多微处理器系统中总线仲裁逻辑的设计  被引量:1

The design of bus arbitrating logic on multiprocessor systems

在线阅读下载全文

作  者:蔡舒平[1] 谭伦农[1] 

机构地区:[1]江苏大学电气信息工程学院

出  处:《微计算机信息》2006年第11Z期301-303,共3页Control & Automation

基  金:江苏省高校高级人才科研基金资助(04JDG021)

摘  要:本文给出了一种多微处理器体系结构,重点讨论了多微处理器间信息交换和仲裁逻辑的实现机制及具体设计步骤,并给出了具体实现的硬件逻辑电路及交换的时序图。实际运行表明:该仲裁逻辑电路具有仲裁开销小、扩缩性好、可靠性高等特点;它完全能满足高性能的测控系统和各种高精度的智能仪器仪表的特殊要求。The novel way of multiprocessor system architecture is presented in this paper. Message exchanging, bus arbitrating strategy and specific design procedure are discussed in detail among multiprocessor systems. Finally, a specific circuit of hardware and timing diagrams of message exchanging about the bus arbitrating logic are given. Practical application shows that the bus arbitration logic mentioned above is characteristic of low arbitration overhead, fine scalability and higher reliability. It is fit for various types of monitoring and controlling systems and sophisticated intellectual instrument especially.

关 键 词:多微处理器系统 公共总线 公共存储器 总线仲裁 

分 类 号:TP302[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象