面向SOPC的异构IP快速集成  被引量:1

Fast Heterogeneous IP Integration for SOPC Design

在线阅读下载全文

作  者:周学功[1] 梁樑[1] 周博[1] 彭澄廉[1] 

机构地区:[1]复旦大学计算机与信息技术系,上海200433

出  处:《计算机辅助设计与图形学学报》2006年第12期1844-1849,共6页Journal of Computer-Aided Design & Computer Graphics

基  金:国家自然科学基金(60573105)

摘  要:设计并实现了一个片上可编程系统(SOPC)设计工具ESIGE,它通过开放式的结构对不同来源的异构软核IP进行封装,对SOPC设计人员屏蔽了IP的复杂性·不同实现方式和不同总线接口的IP可以混合使用·ESIGE通过层次化的集成和灵活的IP互连方式支持复杂的IP互连结构,利用虚拟设计和自动化的IP集成显著地降低了SOPC设计的工作量·A system on a programmable chip (SOPC) design tool called ESIGE is presented. It provides an open structure that encapsulates heterogeneous soft IP cores from different providers, and hides the complexity of IP cores from the SOPC designers. IP cores with different implementation techniques and different bus interfaces can be integrated together. ESIGE integrates IP cores in a hierarchical and flexible way, supports complex integration structure. With virtual design and automatic IP integration, ESIGE reduces the complexity of SOPC design significantly.

关 键 词:IP集成 片上可编程系统 嵌入式系统 快速样机平台 

分 类 号:TP319[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象