高速MIMO解调器的FPGA实现  

Implementation of a High Rate MIMO Demodulator with FPGAs

在线阅读下载全文

作  者:浦索明[1] 罗汉文[1] 樊迅[1] 

机构地区:[1]上海交通大学电子工程系,上海200240

出  处:《电讯技术》2006年第6期90-93,共4页Telecommunication Engineering

基  金:国家自然科学基金资助项目(602720796057215760332030);国家高技术研究发展计划(863计划)项目(2003AA12331007)

摘  要:研究了高速多入多出(M IMO)解调器的实时实现,并且基于一种与信道译码器联合迭代的M IMO检测算法,提出了高效可行的FPGA实现方案。仿真分析和实验表明,硬件实现的性能与理论性能接近,完全可应用于新一代移动通信系统中完成高速M IMO解调的任务。The implementation of a MIMO demodulator is investigated. An effective and feasible implementation with FPGAs based on a Turbo MIMO detection algorithm is developed. Analysis and simulation shows that the BER performance of FPGA implementation is very close to that of theoretic model. This MIMO demodulator can meet high date rate requirement in next - G systems.

关 键 词:B3G 垂直-贝尔实验室分层空时码 多入多出 解调器 FPGA 

分 类 号:TN763[电子电信—电路与系统] TN929.5

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象