高性能DSP位操作加速器设计  

Design of Bit Manipulation Accelerator for High Performance DSP

在线阅读下载全文

作  者:孙传名[1] 付宇卓[1] 徐如淏[1] 

机构地区:[1]上海交通大学微电子学院,上海200030

出  处:《计算机工程》2006年第24期280-282,共3页Computer Engineering

基  金:国家"863"计划基金资助项目(2003AAIZ)

摘  要:介绍了一种高性能DSP位操作加速器实现方法。该方法通过使用分层位操作电路取代分层MUX选择电路实现位操作加速来减少电路时延,使得位操作加速器的时间复杂度从O(N)降到了O(log 2 N)。综合结果表明使用该方法设计的32-位位操作加速器有很大的性能提升。This paper presents a bit manipulation accelerator for high performance DSE The accelerator is implemented with multiple levels of bit manipulator instead of MUX, it reduces the time complexity of the accelerator from O(N) to O( log 2 N ). Synthesis results indicate that the 32-bit bit manipulation accelerator implemented with this method has great improvement in terms of delay.

关 键 词:位抽取 位扩展 位加速 

分 类 号:TP302[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象