ASIP处理器的可重定位编译器的设计  被引量:2

Design of a Retargetable Compiler for ASIP

在线阅读下载全文

作  者:周志雄[1] 何虎[1] 杨旭[1] 张延军[1] 孙义和[1] 

机构地区:[1]清华大学微电子研究所,北京100084

出  处:《微电子学与计算机》2007年第1期38-41,共4页Microelectronics & Computer

摘  要:可重定位的编译器对特定应用的指令集处理器ASIP(ApplicationSpecificInstructionProcessor)的设计至关重要。文章利用开源的ORC(OpenResearchCompiler)编译器框架,以提出的一种ASIP处理器的结构模型为目标,进行了其可重定位的编译器的设计。并在指令调度和寄存器分配阶段针对这种ASIP处理器的结构做了优化。实验结果表明,编译器具有很好的可重定位性,指令调度和寄存器分配的优化也获得了较好的效果。A retargetable compiler is one of the key steps in design of Application Specific Instruction Processor (ASIP). This paper describes the process of design of retargetable compiler for our ASIP architecture model based on ORC (Open Research Compiler) framework: We also present optimization in instruction scheduling and register allocation phase for this ASIP architecture,. The experimental results indicate the compiler is well retargetable and optimization in instruction scheduling and register allocation is effective.

关 键 词:编译器 ASIP 可重定位 

分 类 号:TP393.03[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象