基于NIOSII软核的嵌入式信令处理系统实现  被引量:6

Design of Embedded Information Processor System Based on Nios II Soft CPU

在线阅读下载全文

作  者:罗健强[1] 陈向东[1] 

机构地区:[1]西南交通大学信息科学与技术学院,四川成都610031

出  处:《微电子学与计算机》2007年第1期193-196,共4页Microelectronics & Computer

基  金:国防科技重点实验室基金(00JS11.4.3.D20213)

摘  要:文章介绍嵌入式通信信令处理系统的设计,充分利用了NiosII软核特性,基于SOPC设计思想,在一块FPGA芯片内实现一个相对独立的信令处理系统。并结合整个系统的开发过程,介绍此类系统硬件、软件的设计方法和流程。This paper introduces embedded communication signal processing system design, which make full use of the characteristics of Nios Ⅱ soft cpu. This design based on SOPC (System On programmable Chip) design concept,Using Nios Ⅱ soft cpu to realize an embedded information processor system in a FPGA chip o Also introducing hardware and software design method and flow of Similarity system.

关 键 词:NIOS Ⅱ软核 SOPC UART 

分 类 号:TP271.82[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象