USB2.0虚拟逻辑分析仪的设计与实现  

Design and Realization of Virtual Logic Analyzer Based on USB2.0 Bus

在线阅读下载全文

作  者:唐海洋[1] 翟巍[1] 王勇[1] 

机构地区:[1]四川大学电子信息学院

出  处:《电子设计应用》2007年第2期74-74,76-77,共3页Electronic Design & Application World

摘  要:本文介绍了一种基于FPGA的USB2.0高速、低成本的虚拟逻辑分析仪的设计原理与实现方法。重点介绍了逻辑分析仪的触发方式设计以及利用CP2102芯片构建USB接口、实现系统与PC通信的方法。This paper introduces the design and realization of a high-speed and low-cost virtual logic analyzer based on FPGA and USB2.0 bus. Mainlyexpatiates on the trigger modes design of the logic analyzer and the way to create USB interface by CP2102 chip that can realize the communicationbetween PC and the system.

关 键 词:虚拟逻辑分析仪 FPGA 触发设计 USB2.0 CP2102 

分 类 号:TP303.1[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象