基于FPGA的数字音频渐进延迟器设计与算法分析  被引量:5

Design and Algorithm Analysis of the Digital Audio Gradual Delayer Based on FPGA

在线阅读下载全文

作  者:夏宏波[1] 黄佩伟[1] 戚英豪[1] 

机构地区:[1]上海交通大学电子工程系,上海200240

出  处:《电声技术》2007年第1期30-32,35,共4页Audio Engineering

摘  要:提出了一种基于FPGA的数字音频延迟器设计方案,通过线性内插和抽取算法实现数字音频信号的渐进延迟与直通,计算机仿真和实际应用验证了其正确性和可行性。该延迟器提供AES/EBU专业数字音频接口,可应用于全数字音频广播系统,以满足直播类节目对声音信号的延迟要求。In this paper, a designing scheme of the digital audio gradual delayer based on FPGA is proposed. The gradual delay and catch of digital audio signal can be realized by the algorithm of the linear interpolation and extraction. The computer simulation and application show that the design is correct and feasible. The delayer provides the digital interface of AES/EBU, and could be applied in the digital audio broadcasting system to meet the demand of audio signal's delay in the live broadcasting program.

关 键 词:渐进延迟 渐进直通 现场可编程门阵列 AES/EBU接口 

分 类 号:TN912[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象