检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:卢亚琴[1,2]
机构地区:[1]同济大学信息与通信工程系,上海200094 [2]杭州市电子信息职业学校,浙江杭州310012
出 处:《科技信息》2006年第02X期29-30,共2页Science & Technology Information
摘 要:在分析了EPAL电路的基础上,提出了基于EPAL电路的D触发器和JK触发器电路覆其基于这两种触发器的时序电路。用1.2mm的CMOS工艺参数对所设计的电路进行PSPICE模拟,模拟证明EPAL触发器和时序电路均能够完成正确的逻辑功能。模拟还证明,无论EPAL结构的D触发器电路和JK触发器,还是基于EPAL结构D触发器的具有自启动功能的4-bit环形计数器都比相应传统的静态CMOS电路有较大的能耗节省。因此EPAL结构的触发器电路和基于这两种触发器的时序电路比传统的CMOS触发器和时序电路有明显更低的功耗。Based on the analysis of EPAL circuit, the D flip-flop and jK flip-flop and sequential circuits bused on EPAL flip-flop are proposed in this paper. The circuits proposed in this paper arc simulated by PSPICE at different clock frequencies using 1.2mm CMOS technology, Simulations prove that functions of proposed flip-flops and sequential circuits are correct. Simulations also prove that power savings of the circuits based on EPAL structure designed in this paper are evident, compared with their conventional CMOS opposites. So power dissipation of EPAL flip-flops and sequential circuits is obviously lower than that of conventional CMOS circuits.
分 类 号:TN783[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222