检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国科学院自动化研究所国家专用集成电路设计工程研究中心,北京100080
出 处:《微计算机应用》2007年第3期278-281,共4页Microcomputer Applications
摘 要:针对浮点ALU中加减运算要求同时计算sum和sum+1的特点,综合考虑延时和面积,采用选择进位结构设计复合加法器。给出了选择进位加法器延迟时间与分组方式的关系,以及最优化分组方法,将其应用于复合加法器的设计中,并用HSPICE在0.18?mCMOS工艺下的模拟结果进行验证。An optimal design of Carry-select compound adder is presented. The architecture is proposed because sum and sum + 1 must be computed simultaneously in floating-point ALU. The relationshi Pbetween delay time and stage size of CSA is introduced. The optimization is applied to the compound adder design and is proved by HSPICE simulation in 0. 187 m CMOS process.
分 类 号:TP332[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.216.31.88