AES算法的一种具有成本效益的FPGA实现方法  

A Cost-Efficient Implementation of AES Algorithm Based on FPGA

在线阅读下载全文

作  者:刘建钊[1] 杨福彪[1] 

机构地区:[1]中国船舶重工集团公司江苏自动化研究所,江苏连云港222006

出  处:《指挥控制与仿真》2007年第2期99-102,共4页Command Control & Simulation

摘  要:为增强通信过程的保密性,对数据进行加密是最可靠和可行的处理办法。高级加密标准(AES)具有高效、灵活等优点。提出了一种基于FPGA的AES实现方式,在设计中通过采用等效解密过程、合并查找表、复用操作函数等方法,对其实现过程做了优化。在Quartus II下的试验结果表明这种实现方式减少了对存储单元和可编程逻辑单元的耗费。节约了FPGA器件的成本,实现了信息的安全传输。To enhance the secret of communication, cryptography is reliable and practicable. AES(Advanced Encryption Standard)has the merits of efficiency and flexibility. This paper describes the AES algorithm and optimizes its implementation through adopting the equivalent deciphering process, integrating LUT(Look-up Table) and reusing functions. The result under Quartus II indicates this implementation decreases the required memory and logic units, economizing FPGA cost and ensuring information security.

关 键 词:高级加密标准 FPGA S-BOX 查找表 

分 类 号:TP311.56[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象