基于FPGA/CPLD技术的数字频率计设计  被引量:2

Design of Digital Frequency Meter Based on FPGA/CPLD Technology

在线阅读下载全文

作  者:苏青[1] 张红[1] 

机构地区:[1]日照职业技术学院机电工程系,山东日照276800

出  处:《兰州石化职业技术学院学报》2007年第1期17-20,共4页Journal of Lanzhou Petrochemical Polytechnic

摘  要:简述了基于FPGA/CPLD技术的数字频率计的总体设计。利用MUX+PLUSⅡ和protel99对系统原理图进行设计以及仿真;使用vhdl软件对硬件系统进行编程、仿真、测试;使用Protel99软件制作印刷电路板;运用单片机编程语言对AT89C51编程并通过仿真器将程序写入芯片,对系统进行调试,实现了测频功能。This paper illustrates the general design of digital frequency meter based on FPGA/CPLD Technology. By means of two kinds of software the MUX + PLUS Ⅱ and the protel99 proceed the design and imitate with MUX + PLUS Ⅱ ; use the VHDL software to program, imitate, test to hardware system. ; make use of Protel99 software manufacture PCB board;use assemble language program to the AT89C51 and pass to imitate true the machine write in the procedure into the device , and debug on the system.

关 键 词:数字频率计 电子设计自动化 FPGA/CPLD可编程逻辑器件 在系统编程技术 

分 类 号:TM935.1[电气工程—电力电子与电力传动]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象