3 G测试系统中的Viterbi译码及其DSP实现及优化  被引量:1

在线阅读下载全文

作  者:吕圣洁[1] 李小文 

机构地区:[1]重庆邮电大学通信与信息工程学院 [2]重邮信科3G研究院

出  处:《广东通信技术》2007年第4期29-32,39,共5页Guangdong Communication Technology

摘  要:介绍了一种用于测试TD-SCDMA手机终端测试平台中的关键技术——Vjterbi译码。研究用约束度K=9的卷积编码和最大似然Viterbi译码的差错控制方案.在Viterbi译码算法中,提出了原位运算度量、保存路径转移过程和循环存取幸存路径等方法,能有效地减少存储量、降低功耗,使得K=9的Viterbi译码算法可在CCS集成环境平台和TMS320C55X DSP芯片上实现。其性能指标符合3GPP通信协议标准要求.文中给出了适用于DSP编程的算法,给出了DSP具体实现.同时给出了硬件的仿真结果。

关 键 词:VITERBI译码算法 DSP实现 测试系统 3GPP TMS320C55X 优化 CDMA手机 通信协议标准 

分 类 号:TN929.5[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象