检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李鸿强[1] 苗长云[1] 石博雅[1] 仪鲁男[2]
机构地区:[1]天津工业大学信息与通信工程学院,天津300160 [2]北京邮电大学软件学院,北京102209
出 处:《计算机工程》2007年第7期130-132,165,共4页Computer Engineering
基 金:天津市自然科学基金资助项目(05YFJMJC04400);天津市"十五"05科技创新基金资助项目(52010503)
摘 要:在分析NIST的散列函数SHA-512基础上,对散列函数SHA-512中的关键运算部分进行了分解,通过采用中间变量进行预行计算,达到了SHA-512中迭代部分的并行计算处理,提高了运算速度。通过这种新的硬件结构,优化后的散列函数SHA-512在71.5MHz时钟频率下性能达到了1652Mbit/s的数据吞吐量,比优化前性能提高了约2倍,最后还将实验结果与MD-5、SHA-1商用IP核性能进行了比较。A novel FPGA implementation of the secure hash algorithm 512 (SHA-512) is proposed. The proposed architecture exploits the benefits of parallel computer through pre-computation of intermediate temporal values. Parallel computer is based on the decomposition of the SHA-512 expression to separate information dependencies and independencies. This allows pre-computation of intermediate temporal values in parallel to the calculation of other independent values. The implementation's characteristics are compared to alternative implementations proposed by the academia and the industry, which are available in the international IP market. The proposed implementation achieves a throughput that exceeds I 652Mbit/s, which is the highest among MD-5 and SHA-I IP core for the targeted XILINX technology.
分 类 号:TP309[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.195