一种二-五进制计数器的设计与制作  

The Design and Fabrication of a Binary to Quinary Counter IC

在线阅读下载全文

作  者:曹阳[1] 

机构地区:[1]电子工业部第24研究所

出  处:《微电子学》1997年第1期55-58,共4页Microelectronics

摘  要:采用ECL技术研制了一种二-五进制计数器SE1678。文章主要介绍了该器件的工作原理、版图和工艺设计及器件的性能分析等。最终产品典型工作频率可达550MHz,最高电路翻转频率可达750MHz。A binary to quinary counter IC has been fabricated using very high speed ECL IC process.The principle of operation,layout and process design are described.The finished product has a typical operating frequency up to 550 MHz,a maximum toggle frequency of 750 MHz and power consumption of 120 mA.

关 键 词:数字集成电路 ECL 计数器 

分 类 号:TN431.2[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象