600Mbit/s高速数传数字中频接收机DFT结构设计  被引量:3

Design of a DFT Architecture Digital IF Receiver for 600Mbit/s High-rate Data Transmission

在线阅读下载全文

作  者:陈大夫[1] 张尔扬[1] 

机构地区:[1]国防科技大学电子科学与工程学院,湖南长沙410073

出  处:《飞行器测控学报》2007年第2期37-42,共6页Journal of Spacecraft TT&C Technology

摘  要:针对速率600Mbit/s的高速数据传输且频带有效的QPSK调制解调,提出一种片上系统实现的宽带数字中频接收机DFT并行结构,其突出特点是在频率域上实现平方根升余弦特性的匹配滤波和符号同步的定时恢复校正。This paper presents design of a parallel Discrete Fourier Transform (DFT)/Inverted Discrete Fourier Transform (IDFT) architecture of a broadband digital IF receiver with FPGA implementation on a programmable chip for 600Mbit/s high-rate data transmission and effective in-band QPSK modulation and demodulation. The architecture features matched square root raised-cosine filtering in the frequency domain and timed restoration and correction with symbol synchronization.

关 键 词:高速数传 数字中频接收机 正交相移键控(QPSK) 离散傅立叶变换/离散傅立叶逆变换(DFT/IDFT) 

分 类 号:TN919.3[电子电信—通信与信息系统] TN915.05[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象