检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国科学院计算技术研究所
出 处:《计算机工程》2007年第12期231-233,236,共4页Computer Engineering
基 金:国家"973"计划基金资助项目(2004CB318202);中科院计算所知识创新科研基金资助项目(20056210);国家自然科学基金资助项目(60303017)
摘 要:嵌入式环境中存储需求在不断地增长,越来越多的嵌入式系统采用高速存储单元支持系统运行以及大规模的数据存储。随着嵌入式存储系统的速度和容量的扩展,如何设计高速的存储系统成为需要研究的问题。该文从信号完整性的角度,以一种海量DDR存储系统设计为实例,利用信号完整性仿真方法,分析和探讨了适当的信号线终结方式和布线规则对信号完整性的影响。该方法适用于不同容量的高速存储系统设计和高速DDR2存储系统,实际应用表明了该方法具有良好的效果。In the embedded environment, demand of memory system is gradually increasing. More and more embedded systems adopt a high speed memory system to support the systems' running and store a large number of data. As the speed and the volume of a memory system are extending, how to design a high speed memory system has become a problem which should be researched on. This paper uses a large amount of the DDR memory system design as an example to focus on the signal integrity problem. Using signal integrity simulation method, this paper analyzes and discusses how the proper signal termination modes and signal routing rules affect signal integrity. The method can be efficiently used in many different volumes of high speed memory system design, also in the latest DDR2 memory system design. With the method, implementation of the memory system gains a good result.
关 键 词:信号完整性仿真 片上可编程系统 存储系统 DDR
分 类 号:TP273[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.191.132.105