H.264/AVC中CAVLC解码器IP核的设计  被引量:2

Design of CAVLC decoder IP core in H.264/AVC standard

在线阅读下载全文

作  者:艾明晶[1] 张哲[1] 邓媛[1] 

机构地区:[1]北京航空航天大学计算机学院,北京100083

出  处:《计算机工程与应用》2007年第20期109-112,共4页Computer Engineering and Applications

摘  要:CAVLC(Context-Adaptive Variable Length Coding,基于上下文的变长变码)是H.264/AVC的熵解码模块,其性能优劣直接影响H.264/AVC解码器的性能。在现有的CAVLC解码器基础上,提出了一种基于FPGA的CAVLC解码器的体系结构,采用分散控制的策略,简化了设计,对CAVLC的部分解码模块作了改进,并设计了并行化寄存器组,适于后续快速反量化反变换模块的设计。通过在Altera公司的QuartusII5.0进行综合并在ModelSim6.1下进行时序仿真可知,该设计至少能够满足H.264标准BaseLine档次、级数(Level)3.0的要求。CAVLC is the entropy module of H.264/AVC,which can affect H.264/AVC decoder's performance directly.Based on existing CAVLC decoder,this paper proposes architecture of CAVLC decoder based on FPGA.This architecture uses the dispersive control strategy to simplify the design,improves some decoder module,and design parallel register array to support the following inverse quantization and inverse transform.After the synthesis in Quatrusll 5.0 of Altera company and timing simulation in ModelSim6.1 ,this design can fulfill the performance requirement of baseline profile,level 3.0 in H.264 standard.

关 键 词:H.264 变长解码 Context—Adaptive Variable Length Coding(CAVLC) 解码器 

分 类 号:TP39[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象