检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:杨旭光[1] 丁铁夫[1] 刘维亚[1] 郑喜凤[1]
出 处:《液晶与显示》2007年第3期342-345,共4页Chinese Journal of Liquid Crystals and Displays
基 金:中国科学院长春光学精密机械与物理研究所青年创新基金项目(No.Q03S08Z)
摘 要:介绍了一种基于TMS320VC5402 DSP&FPGA在液晶模块中的设计。针对高速DSP与LCD读写数据过程中时序的不匹配,提出了一种基于FPGA的解决方法。给出了快速器件DSP和慢速器件液晶模块的接口方法,并做出了逻辑时序分析;介绍了TMS320VC5402 DSP与液晶模块通过FPGA接口的硬件和软件实例,并给出了部分程序代码。利用FPGA进行I/O口的扩展,克服了DSP I/O口功能弱的缺点,提高了DSP的控制能力,节省了DSP的I/O资源。实验表明,该系统具有可靠性高的优点。A kind of design based on TMS320VC5402 DSP&FPGA and LCD is introduced. In order to solve the mismatch between high-speed DSP and time schedule requirement of LCD, the author puts forward a method based on FPGA. It applies the method of interface between high-speed device DSP and slow-speed device LCD, gives logictiming analysis. Meanwhile' it produces the example that the TMS320VC5402 DSP integrated with LCD through using FPGA successfully by hardware and software. And it gives part of the program-code. By using FPGA to expand the I/O interface ,the weakness of DSP I/O interface function is improved, the capacity of DSP control is enhanced and the resource of I/O is saved. The experiments show that the system is reliable.
关 键 词:液晶显示模块 TMS320VC5402 现场可编程逻辑阵列 高速
分 类 号:TN27[电子电信—物理电子学] TP334[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.188.60.146