基于VerilogHDL的分频器的优化设计  被引量:8

Optimization Design of Frequency Dividers Based on VerilogHDL

在线阅读下载全文

作  者:张奇惠[1] 武超[1] 王二萍[1] 蒋俊华[1] 张伟风[1] 

机构地区:[1]河南大学物理与电子学院微系统物理研究所,河南开封475001

出  处:《河南大学学报(自然科学版)》2007年第4期343-346,共4页Journal of Henan University:Natural Science

基  金:河南省高校创新人才培养工程资助课题

摘  要:基于整数和小数分频的实现原理,提出了整数和小数分频器的算法和结构,采用Verilog硬件描述语言优化设计了偶数、非50%占空比和50%占空比的奇数、半整数分频器,重点对任意小数分频器进行了设计优化.用LDV5.1进行了仿真,用Synplify Pro进行了基于ALTERA公司FPGA的综合,证明了其可行性.This paper presents the algorithm, structure and Verilog implementation of integer and decimal frequency dividers, including types of even integer, odd integer with duty cycle 50% and not exactly 50%, N-0.5 and random decimal. Based on the FPGA device of ALTERA, they are simulated with LDV5.1, and synthsized with Synplify Pro.

关 键 词:分频器 VERILOG HDL 优化 FPGA 

分 类 号:TN772[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象