检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203
出 处:《微电子学与计算机》2007年第8期76-78,82,共4页Microelectronics & Computer
基 金:国家"863"计划项目(2003AA1Z1120);上海-应用材料研究与发展基金项目(06SA10)
摘 要:在复杂SOC设计中,通常外围众多的输入输出单元会造成芯片总面积较大、后续封装和布局的成本提高。针对该问题分析了一种通用的低管脚数优化设计模型,将其应用于USB2.0主机控制器的链路层和物理层接口,用Verilog硬件描述语言实现了RTL级电路并做FPGA验证。通过数据分析表明,该设计有效地降低了芯片的总面积和制版复杂度,达到了设计目标。In Complicated SOC design, usually excessive I/O PAD amount would greatly enlarge the total chip area and increase the cost of layout and packaging. In this paper, general LPC (Low Pin Count)model is analyzed and applied to the interface between Link and PHY of USB2.0 host controller. Verilog HDL in RTL level of the circuits are synthesized and then verified on FPGA board. The result shows that by adopting ULPI model, total area and back-end complexity are both expectedly decreased.
关 键 词:低管脚数接口 UTMI+协议 ULPI协议 输入输出单元限制 内核限制
分 类 号:TN4[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.30