基于FPGA的RFID数字接收机的设计  被引量:6

Design of RFID Digital Receiver Based on FPGA

在线阅读下载全文

作  者:黄晨灵[1] 刘圆[1] 韩益锋 闵昊[1] 

机构地区:[1]复旦大学专用集成电路和系统国家重点实验室,上海201203 [2]上海坤锐电子科技有限公司

出  处:《计算机工程》2007年第13期230-232,235,共4页Computer Engineering

基  金:国家"863"计划基金资助项目(2005AA1Z1300)

摘  要:提出了一种全新的射频识别(RFID)数字接收机的实现方案。针对RFID系统实时性的要求,该设计采用简化的相关算法取代数字锁相环结构,快速准确地捕获频率范围在31.2kHz-780.8kHz内的突发信号,并实现接收数据解码。与采用过零检测方案的数字接收机相比,本设计具有更强的抗干扰能力。该数字接收机在Altera Stratix II EP2S60上验证通过,取得了良好的性能。A novel design of RFID (radio frequency identification) digital receiver is presented. In order to meet the real time requirement for RFID system, this paper uses simplified correlation algorithm instead of the DPLL (digital phase lock loop) structure. The receiver can adaptively capture the burst mode input signal ranged from 31.2kHz to 780.8kHz and finish the decoding process. The design is more robust to noise interference compared with that using the zero crossing method. The digital receiver is implemented on Altera Stratix Ⅱ EP2S60 and has great performance.

关 键 词:相关算法 数字接收机 射频识别 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象