基于FPGA的高速数据接口的实现  被引量:2

Realization of high speed data interface based on FPGA

在线阅读下载全文

作  者:薛延侠[1] 赫建国[1] 

机构地区:[1]西安邮电学院电子与信息工程系,陕西西安710121

出  处:《微计算机信息》2007年第17期227-228,218,共3页Control & Automation

基  金:国家自然科学基金项目(60372036)

摘  要:本文介绍了一种应用FPGA器件完成高速数字传输的方法,利用这种方法实现无线收发芯片nRF2401A的高速数据接口。为进一步提高信息的传输速率,这里还对待传输的数据进行了压缩处理。涉及的高速数据接口和压缩处理算法都用VHDL实现,并通过实际测试。 A high speed data transmission method based on FPGA is introduced and employed to realize the high speed data interface of wireless transceiver chip (nRF2401A). To further improve the transmission rate, the transmitted data is also compressed in the designed interface system. The high speed data interface and the corresponding data compressing algorithm are programmed using VHDL. The whole system has been tested, which shows the feasibility of the designing method based on FPGA.

关 键 词:现场可编程阵列 数字传输 数字压缩 数字无线电 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象