基于FPGA的DPLL设计与仿真实现  被引量:10

Design and analyze digital PLL on FPGA

在线阅读下载全文

作  者:沈军[1] 郭勇[1] 李志鹏[1] 

机构地区:[1]成都理工大学信息工程学院

出  处:《微计算机信息》2007年第05Z期201-203,共3页Control & Automation

基  金:城市灾害救助生命搜索的超宽带电磁探测方法研究;国家自然科学基金(40374027)

摘  要:本文分析了超前滞后型数字锁相环(LL-DPLL)的基本组成和工作原理,用VHDL语言对该系统进行了设计,给出了数字锁相环电路3个主要模块的设计方法及仿真结果,得到了该系统的顶层电路,最后根据整个系统的仿真结果分析了系统的稳态性能。整个系统的锁相环部分达到了锁定速度快、相位抖动小、锁定精度高的结果。This paper gives a introduction to the composing and principle of lead-lag Digital Phase Locked Loop (LL-DPLL), and discuss how to use VHDL language to design this system. It presents the design method and simulation result of 3 main modules, and then gets the top circuit. Finally it gives the analyse of the stability of this system based on the simulation result of it. Furthermore the quality of system appears quick launching , small errors and high precision.

关 键 词:超前滞后型数字锁相环 现场可编程门阵列 超高速硬件描述语言 

分 类 号:TN919.34[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象