一种二极管桥结构7位60 MSPS采样保持器  

7-Bit 60 MSPS Sample-and-Hold Circuit with Diode Bridge Architecture

在线阅读下载全文

作  者:孟晓胜[1] 王百鸣[2] 潘志铭[2] 

机构地区:[1]深圳大学光电子学研究所,广东深圳518060 [2]深圳大学信息工程学院EDA技术中心,广东深圳518060

出  处:《微电子学》2007年第4期570-573,共4页Microelectronics

基  金:国家自然科学基金重大研究计划资助项目(90407001);深圳市科技计划资助项目(200512)

摘  要:提出了一种二极管桥结构的采样保持器。理论分析和实验仿真结果表明,该采样保持器采样率达60MSPS,在0.6~5.0MHz输入信号频率范围内,其有效位数达到7.43~6.68位。利用这种二极管桥结构的电压差异,可以降低保持电容上的电压跌落率,提高精度和采样率。A new sample-and-hold circuit based on diode bridge architecture was designed. Results from both theoretical analysis and experimental simulation show that the proposed S/H circuit has a sampling rate of 60 MHz with ENOB at 7. 43-6.68 bits for 0. 6-5.0 MHz sine signal input. In the proposed S/H amplifier, voltage drop-rate on hold capacitor can be reduced, and both sampling rate and accuracy can be improved by making use of voltage difference between diode bridges.

关 键 词:采样保持器 二极管桥结构 采样率 有效位数 总谐波失真 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象