检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西安电子科技大学雷达信号处理重点实验室,西安710071
出 处:《现代雷达》2007年第8期44-47,共4页Modern Radar
摘 要:在高速信号处理中,特别是在大时宽带宽积条件下,高速雷达信号的数字正交采样和脉冲压缩包含大量的乘加运算,运算量非常大,使用DSP芯片实现需多片处理完成,使系统的工作延迟大、成本高、功耗大、调试困难。文中采用CSD(Canonic Signed-Digital)算法的思想,实现数字正交采样和脉冲压缩滤波器算法优化,可显著降低运算量,使用可编程逻辑器件迅速快捷完成系统的硬件设计,并用Altera公司的FPGA芯片进行了验证,最后给出了结果比较和分析。The computation hurden of the filter of the quadrature sampling and pulse compression is huge in high-speed signal processing, especially for big time-band width product. Using DSP chip brings about lower frequency, bigdelay, high expense, big power consumption, difficult debugging, and difficulty to satisfy guideline. Realizing optimized filter of the quadrature sampling and pulse compression with FPGA in CSD can reduee burden of computation significantly, and we can use FPGA to realize design of hardware quickly and easily, in addition, realizing the method by use of FPGA produced hy Ahera company.
关 键 词:CSD算法 现场可编程门阵列 数字正交采样 脉冲压缩
分 类 号:TN791[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28