基于脉动阵列的FIR滤波器设计  被引量:3

FIR Filter Design Based on Systolic Array

在线阅读下载全文

作  者:李岩[1] 朱忠义[2] 徐金甫[1] 

机构地区:[1]解放军信息工程大学电子技术学院,河南郑州450004 [2]解放军信息工程大学理学院,河南郑州450004

出  处:《现代电子技术》2007年第19期98-100,共3页Modern Electronics Technique

摘  要:为了提高FIR滤波器的运算速度,把脉动阵列的处理器结构和FIR滤波器相结合,设计了高效的FIR滤波器。该结构具有模块化、规则性和高度流水的特点。在FPGA上验证,实验结果表明,该设计达到了较高的运算速度,可以满足数字信号处理中高效、实时的要求。而且该结构易于扩展,可实现任意阶的FIR滤波器。In order to increase FIR processing speed, the FIR filter of systolic array structure is designed. It has the characteristic of modularization, regulation and highly pipelining structure,and using FPGA resource well. Experimentation result indicates that it has reached upper processing speed, could satisfy high efficiency and real - time request in digital signal processing. This structure can extend easily,realize FIR filter of any stairs.

关 键 词:脉动阵列 FIR滤波器 流水线 FPGA 

分 类 号:TP302.1[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象