一种QPSK位同步电路的设计  被引量:4

The Design of Interpolation-based QPSK Symbol Timing Synchronization Circuit

在线阅读下载全文

作  者:凌康[1] 王亮[1] 周祖成[1] 

机构地区:[1]清华大学电子工程系,北京100084

出  处:《微计算机信息》2007年第29期233-235,共3页Control & Automation

基  金:本项目受国家"八六三"高技术项目(2002AA1Z1380)

摘  要:本文针对QPSK调制信号,提出了一种立方内插、预滤波和Gardner定时误差检测相结合实现符号位同步的电路结构。在Matlab的AlteraDSPBuilder环境下实现该算法的设计,并进行功能仿真,最后在AlteraStratixII开发板上FPGA实现了该算法。此电路已用于实际的接收机中,工作时钟频率最高可达到130MHz,能够纠正0.1%的定时误差,性能良好。In this paper,a circuit structure for symbol synchronizing is proposed,which is based on Cubic Interpolate ,Pre-fiher and Gardner TED.This loop is builded with Altera DSP Builder in Matlab and is implemented in Altera StratixⅡ FPGA board.This ciruit is used in an practical receiver,which can be corrected 0.1% symbol Timing error,work at clock rate up to 130MHz,and can work stably, has good performce.

关 键 词:内插 FPGA 预滤波 

分 类 号:TN914.3[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象