一种基于FPGA高集成化的直接数字频率合成系统的设计  

An High Integrated Direct Digital Frequency Synthesis System Design on FPGA

在线阅读下载全文

作  者:王庆东[1] 谢长生[1] 王海卫[1] 

机构地区:[1]华中科技大学计算机学院外存储国家专业实验室,武汉430074

出  处:《计算机科学》2007年第10期299-300,305,共3页Computer Science

基  金:国家863基金项目(2005AA114180)资助;国家自然科学基金项目(60373091);国家973重大基金研究项目(2004CB318203)

摘  要:文章提出了一种基于高集成化的直接数字频率合成技术构成的程控信号发生器的设计方案,用于模拟微硬盘读写通道的伺服信号,方案采用超大规模FPGA(field-programmable logic)集成PDSP(programmable digital signal processor)设计和直接数字频率合成技术,试验结果证明,与传统使用分离器件设计方案相比,该方案能产生较高质量信号。电路设计有集成化、低功耗,简单化、易现场修改、便于程控等优点。This paper researches a programmable signal generator by an high integrated direct digital frequency synthesis(DDFS) technology on FPGA to simulate servo signal for read-write channel of micro hard disk. This device use very large-scale integrated circuit FPGA(field-programmable logic) to integrate PDSP(programmable digital signal proces- sor) design and DDFS design. Test results indicate that this device has higher precision of signal, and circuit design is simply, reliable, and programmable, Compared with general design by separate parts design.

关 键 词:伺服信号 PDSP FPGA 直接数字频率合成 

分 类 号:TP212.02[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象