SDH中C_4映射的并行处理  

Implementation of C_4 Mapping with Parallel Processing

在线阅读下载全文

作  者:毛世文[1] 林孝康[1] 史富强[1] 

机构地区:[1]清华大学微波与数字通信国家重点实验室,北京100084

出  处:《高技术通讯》1997年第2期1-5,共5页Chinese High Technology Letters

基  金:863计划

摘  要:SDH中C_4映射的码速调整电路是SDH各映射中工作速度最高的。在用专用集成电路实现时,对集成电路的工艺和功耗都提出了很高的要求。本文提出了采用并行处理实现正码速调整的新方法,有效地解决了采用常规串行码速调整电路时工作频率过高的问题,并且利用FPGA对并行码速调整方法进行了实验研究,得出的测试结果优于国际市场上的一些产品。The mapping of C_4 has the highest system frequency in all the Bit Rate Justifications of SDH. This demands highly on the technology and power consumption in the ASIC design. This paper puts forward a new technique of Positive Justification with Parralell Processing and solves the problem. We have implemented the design with FPGAs. The paper ends with the jitter test results, which are better than some commercial products in the international market.

关 键 词:同步数字系列 正码速调整 并行处理 SDH 

分 类 号:TN911.7[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象