一种低功耗音频三阶级联ΔΣ调制器设计  被引量:1

Design of a Low-Power Third order Cascaded ΔΣModulator for audio application

在线阅读下载全文

作  者:雍家鹏[1] 张树丹[1] 

机构地区:[1]江南大学信息工程学院

出  处:《微计算机信息》2007年第35期273-275,294,共4页Control & Automation

基  金:江苏省自然科学基金(BK2007026)系统集成芯片(SOC)中IP模块的设计与验证方法研究

摘  要:本文设计了一种基于数字音频系统应用的低功耗2-1三阶级联1位ΔΣ调制器。电路采用SMIC 0.25um数字CMOS工艺进行设计。仿真结果表明,当输入幅值为1.5V、频率为1KHz正弦波信号、采样率为3.2MHz时,该调制器的SNR和SNDR分别为104dB和96.2dB,而整个调制器的功耗仅为6.18mw。A low power 2-1 third order cascaded 1 bit △∑ Modulator is presented. The modulator will be realized in the SMIC 0.2Sum CMOS process. Simulation results show that, with a sampling frequency of 3.2MHz and an input frequency of 1kHz, the circuit achieves a SNR of 104 dB and a SNDR of 96. 2 dB, respectively, with the power dissipation being only 6, 18mW.

关 键 词:△∑调制器 低功耗 数字音频 高阶级联结构 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象