基于FPGA的磁盘阵列校验卡的设计与实现  被引量:1

Design and Implementation of a FPGA-Based RAID XOR Processing Engine

在线阅读下载全文

作  者:冯丹[1] 余红梅[1] 刘景宁[1] 童薇[1] 

机构地区:[1]华中科技大学计算机科学与技术学院信息存储系统教育部重点实验室,湖北武汉430074

出  处:《计算机工程与科学》2007年第2期107-109,共3页Computer Engineering & Science

基  金:国家973计划资助项目(2004CB318201);国家自然科学基金资助项目(60273074)

摘  要:本文给出了一种采用Altera公司的Cyclone系列EP1C12Q240C8的FPGA芯片设计磁盘阵列校验卡的硬件电路的方法。该设计采用了并行的思想,令数据在PCI总线上的传输过程和校验计算过程在时间上重叠,使得整个校验过程耗费的时间等同于数据在总线上传输的时间,从而最大限度地提高了校验性能。设计经软件仿真和硬件实现,结果表明电路性能可靠。This paper deals with the hardware design of a RAID XOR processing engine based on the EP1C12Q240C8 FPGA IC chip of the Altera Cyclone series.This design adopts the conception of parallelism.In order to provide the best performance,the parity check process is overlapped with the data transmission on the PCI bus,so the time spent on the whole task is equal to that of the data transmission on the PCI bus.Through software simulation and hardware implementation,the results indicate that the designed circuit is reliable.

关 键 词:磁盘阵列 现场可编程门阵列 奇偶校验 

分 类 号:TP334[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象