LD-CELP编解码器的ASIC设计  

ASIC Design of LD-CELP Coding

在线阅读下载全文

作  者:殷景华[1] 刘倩[1] 王明江[2] 

机构地区:[1]哈尔滨理工大学应用科学与技术学院,黑龙江哈尔滨150080 [2]哈尔滨工业大学深圳研究生院,广东深圳518055

出  处:《电子科技》2008年第1期18-20,59,共4页Electronic Science and Technology

摘  要:LD-CELP可以全面满足16 kb·s^(-1)算法的性能要求,已被广泛应用在会议电视系统、IP电话等领域。基于此规范,采用Verilog HDL硬件描述语言完成RTL级设计,所有编解码结构都由Verilog实现的DSP en- gine完成,并对最佳码书序号进行了压缩处理,解决了最佳码书序号的比特浪费问题。系统物理测试采用FPGA验证方式。验证结果表明,系统功能完全正确,可实现实时编解码过程,解码语音具有良好可懂度。LD - CELP can satisfy all the performance requirements of 16Kbps algorithm, and has been widely applied in video conference systems, IP phones and other fields. According to this standard, the paper implements an RTL level design of speech coding using Verilog HDL. All the structures in the coding process are performed by DSP engine realized by Verilog HDL. Speech compression of the best coding index optimizes the consumption of bit. Physical test of coding system are implemented through FPGA verification, which shows that the coding system functions well, and is capable of real - time speech coding and decoding with good e- nough distinctiveness of voice.

关 键 词:LD—CELP 编解码 ASIC 

分 类 号:TN764[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象