基于FPGA的多DSP并行处理系统的仿真研究  

Simulation Study on the Multi-DSP Parallel Processor Based on FPGA

在线阅读下载全文

作  者:王靖[1] 王志立[1] 施刚[1] 

机构地区:[1]南京人口管理干部学院信息科学系,江苏南京210042

出  处:《信息技术与信息化》2007年第6期97-99,112,共4页Information Technology and Informatization

基  金:南京人口管理干部学院科研基金资助项目(2007C11)

摘  要:提出了一种通用、高效的基于FPGA的多DSP并行处理系统,并对其进行了仿真。从仿真结果来看,该系统的数据读写时序与DSP芯片要求的数据读写时序完全吻合,可实现数据的高速并行处理,并达到了设计的目的。A universal and efficient multi - DSP parallel processor based on FPGA is presented and tested with computer simulation. The simulation conclusion confirms that the Read - Write clock period accords with DSP's, so that the system can implement parallel process with high speed in and achieve the design goal.

关 键 词:FPGA 多处理器 HPI接口 DSP并行处理 

分 类 号:TP368.12[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象