H.264/AVC帧内预测器的VLSI实现  被引量:1

The VLSI Implementation of Intra Prediction in H.264/AVC

在线阅读下载全文

作  者:朱忠平[1] 冯建华[1] 曹喜信[2] 

机构地区:[1]北京大学微电子学系,北京100871 [2]北京大学软件与微电子学院,北京102600

出  处:《北京大学学报(自然科学版)》2008年第1期44-48,共5页Acta Scientiarum Naturalium Universitatis Pekinensis

基  金:国家自然科学基金资助项目(90207018,60576030)

摘  要:提出了一种帧内预测电路的实现方法,在舍弃了平面预测模式情况下,通过多路选择器选择不同加法路径,和大量共用加法器,以较小代价实现了帧内预测所有剩余的预测模式。在基于SMIC CMOS0.18μm最坏工艺条件下,电路规模仅为4000门,关键路径延迟为5.7ns。An intra prediction circuit in H.264/AVC is implemented. By choosing variable circuit path and reusing adders, the authors implement all the prediction modes except plane prediction mode with low cost. Synthesized by SMIC 0.18 μm CMOS technology, the total gates is about 4000, the critical path delay is 5.7 ns.

关 键 词:H 264、AVC VLSI 帧内预测 

分 类 号:TN919.8[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象