基于FPGA的IRIG-B(DC)码同步解码设计  被引量:15

FPGA-Based Synchronous Decode Design of IRIG-B(DC) Code

在线阅读下载全文

作  者:张斌[1] 张东来[1] 王超[1] 

机构地区:[1]哈尔滨工业大学深圳研究生院,广东深圳518055

出  处:《测控技术》2008年第2期45-47,共3页Measurement & Control Technology

摘  要:介绍了IRIG-B码的原理,提出了一种基于FPGA平台的IRIG-B码同步解码方案,并成功实现,给出了实验结果。重点说明了B码解码过程中信号监测和晶振误差补偿的原理,以及该原理在FPGA的程序流程。The principle of IRIG-B code is introduced. A synchronous decode proposal based on FPGA is presented, and the experiment result is shown. The principle of signal monitoring and error compensation of crystal oscillator in the decoding procedure, and the program flow of the principle realized in FPGA are elaborated.

关 键 词:IRIG-B(DC)码 FPGA 同步 解码 

分 类 号:TP206[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象