并行计算在电子线路分析中的应用  

Application of Parallel Computation in the Analysis of Electronic Circuits

在线阅读下载全文

作  者:赵进全[1] 江慰德[1] 

机构地区:[1]西安交通大学

出  处:《微电子学》1997年第4期258-261,共4页Microelectronics

基  金:国家自然科学基金

摘  要:在第三代电路模拟技术的基础上,应用撕裂法在电子线路的分析中进行了并行计算。通过对部分支路撕裂而将电路转化为一系列独立的子电路,使电路方程具有加边的分块对角结构。应用Gauss-Seidel-Newton多重循环迭代及松驰迭代等,实现了多级并行计算。结果表明,计算速度明显提高。Parallel computation has been applied to the analysis of electronic circuits. In this technique a circuit is partitioned into a series of subcircuits by tearing some branches,and the ma- trix has bordered block-diagonal structure. The multistage parallel computation is accomplished by using the methods of Gauss-Seidel-Newton multicycling iteration and relaxation iteration.

关 键 词:并行计算 电路模拟 电子线路 线路分析 

分 类 号:TN710.02[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象