一种基2冗余符号数加法的改进算法  被引量:1

Improved Arithmetic for Radix-2 Redundant Signed Digit Number Addition

在线阅读下载全文

作  者:李云锋[1] 赵金薇[1] 周汇[1] 俞军[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海200433

出  处:《计算机工程》2007年第24期242-243,246,共3页Computer Engineering

摘  要:冗余符号数加法器满足了对加法器高速度和高精度的要求。该文针对二进制符号数加法传统算法的不足,提出了一种改进算法,设计了相应的加法电路。它采用3级结构实现加法器,结构简单而规则,中间进位与中间和都仅需要1bit编码。与传统结构相比,该算法实现的电路速度更快、面积更小、动态功耗更少。Because of the requirements for high speed and high precision in adders, redundant signed digit number adders are proposed. On account of weaknesses of traditional signed binary addition, this paper proposes an improved arithmetic and designs the addition circuit. It is with a simple and regular 3-stage structure, and its immediate carry and sum digits are both encoded with lbit. Contrast to the traditional one, the improved circuit has higher speed and consumes less area and dynamic power.

关 键 词:二进制符号数 快速加法器 4-2加法器 计算机算法 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象