IEEE802.16e标准的LDPC编码器设计及硬件实现  被引量:5

Design and hardware implementation of LDPC encoder based on IEEE 802.16e

在线阅读下载全文

作  者:俞华梁[1] 毛志刚[1] 张函隽[1] 

机构地区:[1]上海交通大学微电子学院,上海200240

出  处:《信息技术》2008年第4期63-66,共4页Information Technology

摘  要:介绍了一种用FPGA实现满足IEEE802.16e协议的实时LDPC(Low Density Parity Check,低密度奇偶校验码)编码器的设计方法。设计充分利用校验矩阵H中循环右移的特点,有效地实现了线性编码。用Verilog语言和Matlab语言联调,最终实现了基于802.16e协议的编码器。得到的FPGA综合报告表明,在占用比传统编码器更少的存储资源的条件下,编码器符合802.16e标准的要求,能够被标准所运用。This paper introduces a design method of LDPC encoder based on 802.16e standard using FPGA. The design method fully takes advantage of the characteristic of the H matrix, and adopts the RU method to realize efficient encoding. Using Verilog and Maflab language, the design is accomplished successfully. The FPGA report shows that the encoder fully accords with the demand for IEEE 802.16e while it takes up little hardware resource.

关 键 词:IEEE 802.16e标准 低密度奇偶校验码 编码器 

分 类 号:TN919.3[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象