检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李萌[1] 张润曦[1] 陈磊[1] 沈佳铭[1] 陈文斌[1] 赖宗声[1]
机构地区:[1]华东师范大学微电子电路与系统研究所,上海200062
出 处:《电子器件》2008年第3期834-837,共4页Chinese Journal of Electron Devices
基 金:上海市AM基金资助(AM0508)(AM0513);上海市科委资助(06SA14)
摘 要:在MATLAB/Simulink的平台上,设计并实现了一种新的10bit Pipeline ADC的系统仿真模型。针对2bit,共9级的结构的精度不足以及4bit首级结构的功耗较大的特点,提出了一种首级3bit,共8级的结构。这种结构可以实现精度和功耗的平衡。经过系统仿真,在输入信号为10MHz,采样时钟频率为40MHz时,系统最大的SNR=60.6dB,SFDR=82.177dB。创建的系统模型可为ADC系统中的误差和静态特性研究提供借鉴。A novel pipeline ADC structure based on MATLAB/Simulink toolbox is proposed. In order to balance higher power dissipation in 4 bit first-stage architecture and lower precision in 2 bit per-stage structure, a 8-stage type with 3 bit first stage is introduced. Simulation results indicate that the maximum SNR (Signal to Noise Ratio) and SFDR(Spurious Free Dynamic Range) of this ADC(Analog to Digital Conversion) are 60. 6 dB and 82. 177 dB respectively, with the input signal frequency of 10 MHz and sampling clock of 40 MHz. The model of novel pipeline ADC can give helpful information on improving system error performance and research on system static characteristic.
关 键 词:流水线结构的模数转换器 3bit结构 增益误差 子ADC误差 子DAC(位数模转换器)误差
分 类 号:TN602[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.3