带定向通路的十读六写寄存器文件全定制设计  

Custom Design of a Register File with 10R/6W Ports and the Forwarding Path

在线阅读下载全文

作  者:马鹏勇[1] 李振涛[1] 陈书明[1] 

机构地区:[1]国防科技大学计算机学院,湖南长沙410073

出  处:《计算机工程与科学》2008年第7期94-97,共4页Computer Engineering & Science

基  金:国家自然科学基金资助项目(60473079);教育部高等学校博士学科点专项科研基金资助项目(20059998026);国家863计划资助项目(2004AA1Z1040)

摘  要:本文介绍了一个带定向通路的十读六写寄存器文件在0.18μmCMOS工艺下的全定制设计,与基于标准单元半定制寄存器文件相比,面积和功耗都缩小了近一半,延迟从2.34ns减小为1.2ns。在建立视图时,通过采用伪时序建模的方法大大减小了建模的工作量。该设计已运用于YHFT系列DSP芯片中。In this paper, we discuss how to custom design a register file with 10R/6W ports and the forwarding path in the 0. 18μm CMOS technology. Compared with the half-customed register file based on standard cells, the area and power dissipation are reduced about 1/2 and the delay reduced from 2. 34ns to 1.2ns. In order to reduce workload, we use a pseudo timing model. This design has been applied to YHFT-DSP chips.

关 键 词:全定制 寄存器文件 定向通路 伪时序建模 YHFT系列DSP 

分 类 号:TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象