基于FPGA的视频解码芯片验证平台设计  被引量:1

Video Decoder Verification platform based on FPGA

在线阅读下载全文

作  者:李宇[1] 梅顺良[1] 

机构地区:[1]清华大学电子工程系,北京100084

出  处:《微计算机信息》2008年第17期209-211,共3页Control & Automation

基  金:国家自然科学基金资助项目(60333020)

摘  要:随着视频编解码算法复杂度的增加,视频处理器设计的难度和成本也大幅度增加。针对视频解码器芯片的仿真和验证要求,文章提出了视频解码芯片的验证框架。基于VirtexE系列的FPGA芯片设计实现了视频解码器的验证平台。并对视频解码器的FPGA的验证问题进行了分析。The difficulty and cost of video processor design increase greatly with the complexity and increase of video coding algorithm. To meet the verification requirements of decoder chip design, verification framework for video coding decoder chip is proposed and the FPGA based verification platform is designed.

关 键 词:视频解码器 芯片验证FPGA 

分 类 号:TN919.82[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象