基于时钟恢复系统中的锁相环电路的设计  

The Design of PLL Circuits Based on Clock Recovery System

在线阅读下载全文

作  者:殷蔚[1,2] 张红南[1] 黄雅攸[1] 曾云[1] 

机构地区:[1]湖南大学物理与微电子科学学院 [2]414000湖南岳阳职业技术学院电子工程系

出  处:《微计算机信息》2008年第17期293-295,共3页Control & Automation

基  金:湖南省自然科学基金研计究划生资助(05JJ30115)

摘  要:本文主要设计了基于相位控制技术的时钟恢复系统的PLL锁相环路。分别对各单元电路结构--鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、分频器进行设计。采用2.5V,0.25μm First Silicon CMOS工艺来实现,并在SPICE平台下进行仿真。仿真结果表明,该PLL环路的锁定时间仅为2.4us,并且输出的频谱呈现出较高的纯度,具有高速、低噪声的特点。In this paper, a PLL circuits based on clock recovery system which based on phase controlled technology is studied. All units were designed by the following orders PFD,charge pump,LPF,VCO and frequency?divider. All the design is fabricated in a 2.5V, 0.25μm first silicon CMOS process. The simulation results show that the acquisition time is only 2.4us, and the outputs frequency spectrum presents a higher purity. So the PLL circuits have the characteristic of high-speed and low-noise.

关 键 词:锁相环 电荷泵 噪声 

分 类 号:TN911.8[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象