一种符合数字电影规范实时AES解密系统  

Real-time AES decryption system for DCSS

在线阅读下载全文

作  者:王曦爽[1] 朱振华[1] 王国晖[1] 魏铮[1] 李玲[1] 王贞松[1] 

机构地区:[1]中国科学院计算技术研究所

出  处:《计算机应用》2008年第B06期59-62,共4页journal of Computer Applications

基  金:中国科学院计算技术研究所知识创新工程(2001604011,20036140)

摘  要:数字电影业界遵循的数字电影系统规范(DCSS)对电影数据的加密与解密过程提出了复杂的要求。提出了一种符合DCSS规范的AES解密过程的硬件设计与FPGA实现方法,满足DCSS对数据解密的多种要求,并达到了数字电影实时播放的速率要求。在FPGA芯片上的实验表明,该解密系统稳定工作在66Mhz时钟下,数据输出率达到了528Mbits/s,大于DCSS规范规定的250Mbits/s数据输出带宽。The Digital Cinema System Specification (DCSS), which is the most important standard in digital cinema industry, has strict requirements on digital cinema data decryption process. A FPGA based hardware for the Advanced Encryption Standard (AES) real-tlme decryption was presented. The system not only met various requirements of DCSS, but also achieved a high data rate. The experiments show that the decryption system runs stably at the 66 MHz clock rate, and achieves an output rate of 528 Mbps, much more than the 250 Mbps output rate that DCSS requires.

关 键 词:实时解密系统 数字电影系统规范 AES算法 加密三联体 CBC模式 FPGA 

分 类 号:TP302.1[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象